【FPGA】Vivado 基本开发流程_vivado设计流程-程序员宅基地

技术标签: vivado  fpga  # FPGA  嵌入式  verilog  

本文为 FPGA 学习总结,欢迎分享交流。

vivado 软件的使用着实让人头疼,尤其对于小白来说更是一种折磨。本篇文章通过简单的 MUX 程序教你快速简单的掌握 vivado 基本开发流程。

运行环境

  • Windows 10
  • Vivado 2018.3
  • Modelsim 10.7

创建工程

首先我们在主页面点击 Create Project 创建一个新的工程:

在这里插入图片描述

然后点击 Next,默认选择工程名称及路径(路径中最好不要有中文),再点击 Next。

然后选择 RTL 工程,勾选“不在此时创建源文件”,点击 Next:

在这里插入图片描述

在这里我们直接输入器件型号,然后点击我们需要的型号,点击 Next:

在这里插入图片描述

然后点击完成。工程的创建到此结束。

主界面

主界面各部分用途见下图:

在这里插入图片描述

创建源文件

首先点击作测的 Add Sources,再勾选“添加或创建设计文件”,点击 Next:

在这里插入图片描述

首先点击 Create File 创建文件,在弹出窗口中选择 Verilog 语言,给文件命名为 mux21a,点击 OK:

在这里插入图片描述

在第一行就可以看到刚才添加的文件,点击 Finish:

在这里插入图片描述

在这个窗口中需要定义模块的输入和输出管脚,我们选择不定义:

在这里插入图片描述

这样就创建好了设计源文件:

在这里插入图片描述

编程

将下面的代码粘贴到 mux21a.v 文件中:

module mux21a(
    input wire D0,
    input wire D1,
    input wire SEL,
    input wire LED
    );
    
    assign LED = (~SEL & D0) | (SEL & D1);
endmodule

在这里插入图片描述

下面我们还需要创建一个设计源文件作为顶层模块,创建步骤与上面相同。

在这里插入图片描述

将下面的代码粘贴到 mux21topv.v:

module mux21topv(
    input   wire[2:0]   sw,
    output  wire        led
    );
    
    mux21a M1(
    .D0(sw[0]),
    .D1(sw[1]),
    .SEL(sw[2]),
    .LED(led)
    );
endmodule

通过顶层模块调用 mux21a,可以让约束文件的信号和二选一多路选择器模块的信号相连接。

仿真

完成源文件的创建后,我们就可以进行仿真了。仿真是指在综合编译之前对所设计的电路进行基本功能验证,验证设计是否满足需求。在这里我们还需要创建一个仿真文件,首先勾选“创建仿真源文件”,点击 Next:

在这里插入图片描述

后面操作与设计源文件相同,不再赘述。

在这里插入图片描述

将下面的代码粘贴到仿真文件中:

module mux21_simulation();
        reg D0,D1,SEL;
        wire LED;
        
mux21a test( // 实例化二选一多路选择器模块
        .D0(D0),
        .D1(D1),
        .SEL(SEL),
        .LED(LED)
        );
        
initial begin // 8种状态作为激励
        #0      SEL = 0;    // 000
                D1 = 0;
                D0 = 0;
        #100    SEL = 0;    // 001
                D1 = 0;
                D0 = 1;
        #100    SEL = 0;    // 010
                D1 = 1;
                D0 = 0;
        #100    SEL = 0;    // 011
                D1 = 1;
                D0 = 1;
        #100    SEL = 1;    // 100
                D1 = 0;
                D0 = 0;
        #100    SEL = 1;    // 101
                D1 = 0;
                D0 = 1;
        #100    SEL = 1;    // 110
                D1 = 1;
                D0 = 0;
        #100    SEL = 1;    // 111
                D1 = 1;
                D0 = 1;
             
        #100    $finish;
end                      
endmodule

Testbench 的概念可参考文章 Vivado 仿真

这时把仿真源文件设置为 top:

在这里插入图片描述

然后就可以进行仿真了!点击 Run Simulation 后,点击 Run Behavioral Simulation 进行仿真:

点击 Untitled 1 打开仿真波形窗口,点击 Zoom Fit 进行可视化,将 SEL 拖拽到第一个,展示出波形如图:

在这里插入图片描述

我们对波形进行分析:当 SEL=0 时,若 D0=1 时 LED 才输出高电平;当 SEL=1 时,D1=1 时 LED 才输出高电平。仿真结果表明,我们的设计是正确的。

然后我们就可以在 RTL Analysis 中查看原理图。点击 “Open Elaborated Design”,再点 OK:

在这里插入图片描述

双击 Schematic 打开原理图窗口,点击加号可以展开原理图:

在这里插入图片描述

原理图中门电路与硬件描述语言一致:

assign LED = (~SEL & D0) | (SEL & D1);

在这里插入图片描述

综合

综合的过程是由 FPGA 综合工具箱 HDL 原理图或其他形式源文件进行分析,进而推演出由 FPGA 芯片中底层基本单元表示的电路网表的过程。通俗的讲就是将自己的设计映射到 FPGA 中。

点击左侧的 Run Synthesis 进行综合,点击 OK:

在这里插入图片描述

得综合完成,查看综合后的原理图,点击 OK,下个弹窗点击 YES:

在这里插入图片描述

在左侧点击“Schematic”查看综合后的原理图:

在这里插入图片描述

综合后的原理图如下。中间是与器件相关的 LUT:

在这里插入图片描述

引脚约束

在综合后我们就可以进行引脚约束了,即指定 FPGA 的引脚。

首先创建引脚约束文件,其添加方式与前面其他文件相同。勾选添加引脚约束文件:

在这里插入图片描述

将 Basy3 的引脚约束文件粘贴到 mux21_xdc.xdc 中(见 Basy3 开发板 的设计资源下的 Master XDC-zip):

在这里插入图片描述

这里面我们需要的引脚是在 Basy 上的三个开关和一个 LED。sw[0], sw[1], sw[2] 作为三个输入,解开对应注释:

在这里插入图片描述

一个引脚为 U16 的 LED 作为 MUX 的输出,解开对应注释:

在这里插入图片描述

此时,我们完成了约束文件的创建。我们可以运行实现,点击“Run Implementation”,再点 OK:

在这里插入图片描述

耐心等待实现成功后会有弹窗提示,点击 Cancel:

在这里插入图片描述

实现后仿真:

FPGA 在门电路形成映射后,看电路的时序分析,是否有产生延时或毛刺,符合要求才能使用。

运行后仿真,点击 “Run Simulation”,点击“Run Post-Implementation Timing Simulation”:

在这里插入图片描述

得到后仿真波形图:

在这里插入图片描述

当 SEL=0,若 D0=1,则 LED 亮;当 SEL=1,若 D1=1,则 LED 亮。注意在 D0 为高电平时,LED 有时会延迟一会才会亮,此处不明显。这里的后仿真与前面的行为仿真不同。可能因为硬件原因而出现延迟。

比特流文件

生成比特流文件后,就可下载到 FPGA 中,完成 FPGA 的配置。

点击左侧“Generate Bitstream”生成比特流文件:

在这里插入图片描述

成功后会有弹窗,打开硬件管理:

在这里插入图片描述

点击“Open target”,自动连接:

在这里插入图片描述

然后点击“Program”:

在这里插入图片描述

这样就可以将自己的比特流文件下载到 FPGA 中了,随后可以在 Basy3 开发板上验证设计是否正确。至此,Vivado 基本开发流程就结束啦,

版权声明:本文为博主原创文章,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明。
本文链接:https://blog.csdn.net/weixin_44413191/article/details/107522317

智能推荐

什么是内部类?成员内部类、静态内部类、局部内部类和匿名内部类的区别及作用?_成员内部类和局部内部类的区别-程序员宅基地

文章浏览阅读3.4k次,点赞8次,收藏42次。一、什么是内部类?or 内部类的概念内部类是定义在另一个类中的类;下面类TestB是类TestA的内部类。即内部类对象引用了实例化该内部对象的外围类对象。public class TestA{ class TestB {}}二、 为什么需要内部类?or 内部类有什么作用?1、 内部类方法可以访问该类定义所在的作用域中的数据,包括私有数据。2、内部类可以对同一个包中的其他类隐藏起来。3、 当想要定义一个回调函数且不想编写大量代码时,使用匿名内部类比较便捷。三、 内部类的分类成员内部_成员内部类和局部内部类的区别

分布式系统_分布式系统运维工具-程序员宅基地

文章浏览阅读118次。分布式系统要求拆分分布式思想的实质搭配要求分布式系统要求按照某些特定的规则将项目进行拆分。如果将一个项目的所有模板功能都写到一起,当某个模块出现问题时将直接导致整个服务器出现问题。拆分按照业务拆分为不同的服务器,有效的降低系统架构的耦合性在业务拆分的基础上可按照代码层级进行拆分(view、controller、service、pojo)分布式思想的实质分布式思想的实质是为了系统的..._分布式系统运维工具

用Exce分析l数据极简入门_exce l趋势分析数据量-程序员宅基地

文章浏览阅读174次。1.数据源准备2.数据处理step1:数据表处理应用函数:①VLOOKUP函数; ② CONCATENATE函数终表:step2:数据透视表统计分析(1) 透视表汇总不同渠道用户数, 金额(2)透视表汇总不同日期购买用户数,金额(3)透视表汇总不同用户购买订单数,金额step3:讲第二步结果可视化, 比如, 柱形图(1)不同渠道用户数, 金额(2)不同日期..._exce l趋势分析数据量

宁盾堡垒机双因素认证方案_horizon宁盾双因素配置-程序员宅基地

文章浏览阅读3.3k次。堡垒机可以为企业实现服务器、网络设备、数据库、安全设备等的集中管控和安全可靠运行,帮助IT运维人员提高工作效率。通俗来说,就是用来控制哪些人可以登录哪些资产(事先防范和事中控制),以及录像记录登录资产后做了什么事情(事后溯源)。由于堡垒机内部保存着企业所有的设备资产和权限关系,是企业内部信息安全的重要一环。但目前出现的以下问题产生了很大安全隐患:密码设置过于简单,容易被暴力破解;为方便记忆,设置统一的密码,一旦单点被破,极易引发全面危机。在单一的静态密码验证机制下,登录密码是堡垒机安全的唯一_horizon宁盾双因素配置

谷歌浏览器安装(Win、Linux、离线安装)_chrome linux debian离线安装依赖-程序员宅基地

文章浏览阅读7.7k次,点赞4次,收藏16次。Chrome作为一款挺不错的浏览器,其有着诸多的优良特性,并且支持跨平台。其支持(Windows、Linux、Mac OS X、BSD、Android),在绝大多数情况下,其的安装都很简单,但有时会由于网络原因,无法安装,所以在这里总结下Chrome的安装。Windows下的安装:在线安装:离线安装:Linux下的安装:在线安装:离线安装:..._chrome linux debian离线安装依赖

烤仔TVの尚书房 | 逃离北上广?不如押宝越南“北上广”-程序员宅基地

文章浏览阅读153次。中国发达城市榜单每天都在刷新,但无非是北上广轮流坐庄。北京拥有最顶尖的文化资源,上海是“摩登”的国际化大都市,广州是活力四射的千年商都。GDP和发展潜力是衡量城市的数字指...

随便推点

java spark的使用和配置_使用java调用spark注册进去的程序-程序员宅基地

文章浏览阅读3.3k次。前言spark在java使用比较少,多是scala的用法,我这里介绍一下我在项目中使用的代码配置详细算法的使用请点击我主页列表查看版本jar版本说明spark3.0.1scala2.12这个版本注意和spark版本对应,只是为了引jar包springboot版本2.3.2.RELEASEmaven<!-- spark --> <dependency> <gro_使用java调用spark注册进去的程序

汽车零部件开发工具巨头V公司全套bootloader中UDS协议栈源代码,自己完成底层外设驱动开发后,集成即可使用_uds协议栈 源代码-程序员宅基地

文章浏览阅读4.8k次。汽车零部件开发工具巨头V公司全套bootloader中UDS协议栈源代码,自己完成底层外设驱动开发后,集成即可使用,代码精简高效,大厂出品有量产保证。:139800617636213023darcy169_uds协议栈 源代码

AUTOSAR基础篇之OS(下)_autosar 定义了 5 种多核支持类型-程序员宅基地

文章浏览阅读4.6k次,点赞20次,收藏148次。AUTOSAR基础篇之OS(下)前言首先,请问大家几个小小的问题,你清楚:你知道多核OS在什么场景下使用吗?多核系统OS又是如何协同启动或者关闭的呢?AUTOSAR OS存在哪些功能安全等方面的要求呢?多核OS之间的启动关闭与单核相比又存在哪些异同呢?。。。。。。今天,我们来一起探索并回答这些问题。为了便于大家理解,以下是本文的主题大纲:[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-JCXrdI0k-1636287756923)(https://gite_autosar 定义了 5 种多核支持类型

VS报错无法打开自己写的头文件_vs2013打不开自己定义的头文件-程序员宅基地

文章浏览阅读2.2k次,点赞6次,收藏14次。原因:自己写的头文件没有被加入到方案的包含目录中去,无法被检索到,也就无法打开。将自己写的头文件都放入header files。然后在VS界面上,右键方案名,点击属性。将自己头文件夹的目录添加进去。_vs2013打不开自己定义的头文件

【Redis】Redis基础命令集详解_redis命令-程序员宅基地

文章浏览阅读3.3w次,点赞80次,收藏342次。此时,可以将系统中所有用户的 Session 数据全部保存到 Redis 中,用户在提交新的请求后,系统先从Redis 中查找相应的Session 数据,如果存在,则再进行相关操作,否则跳转到登录页面。此时,可以将系统中所有用户的 Session 数据全部保存到 Redis 中,用户在提交新的请求后,系统先从Redis 中查找相应的Session 数据,如果存在,则再进行相关操作,否则跳转到登录页面。当数据量很大时,count 的数量的指定可能会不起作用,Redis 会自动调整每次的遍历数目。_redis命令

URP渲染管线简介-程序员宅基地

文章浏览阅读449次,点赞3次,收藏3次。URP的设计目标是在保持高性能的同时,提供更多的渲染功能和自定义选项。与普通项目相比,会多出Presets文件夹,里面包含着一些设置,包括本色,声音,法线,贴图等设置。全局只有主光源和附加光源,主光源只支持平行光,附加光源数量有限制,主光源和附加光源在一次Pass中可以一起着色。URP:全局只有主光源和附加光源,主光源只支持平行光,附加光源数量有限制,一次Pass可以计算多个光源。可编程渲染管线:渲染策略是可以供程序员定制的,可以定制的有:光照计算和光源,深度测试,摄像机光照烘焙,后期处理策略等等。_urp渲染管线

推荐文章

热门文章

相关标签